# Taller entrega 3

IIC2343

#### **Formalidades**

- ° La entrega es el 29 de Abril 20:00 hrs
- ° La calificación de esta entrega equivale al 50% de la nota final de proyecto, y se puede eliminar.
- ° Esta entrega ocupa como base la entrega 2
- ° Es posible sacarse un 7 aún si no cumple todos los requerimientos

#### Contenidos

- Motivación
- ° Componentes de esta entrega (Adder, SP y MUX IN)
- ° Pasos de desarrollo
- <sup>o</sup> Assembler
- ° Simulación y testeo de esta entrega
- ° Formato de entrega
- ° Parte Práctica en el segundo módulo: Simulación de componentes

#### Motivación

- ° Hasta el momento la única forma de "interactuar" con nuestro computador era a través de la RAM. Sin embargo, un computador como nosotros lo conocemos tiene teclado, mouse, pantallas táctiles, etc.
- ° Nuestra placa no tiene nada de esas formas avanzada de interacción, pero de la entrega 1 nosotros ya conocemos dos formas de input, botones y switches!
- ° Si finalizan completamente esta entrega ¡habrán hecho un computador con el cual pueden realmente interactuar y soporta funciones! (al menos de forma simulada)

# Diagrama:



# Componentes de esta entrega: Adder

° Componente muy similar a lo hecho para la ALU

° Su entrada y su salida tiene distinta cantidad de bits

| Entradas |         | Salidas      |  |
|----------|---------|--------------|--|
| a(11:0)  | b(11:0) | result(15:0) |  |
| *        | *       | a + b        |  |

Figura 5: Tabla de verdad de Adder.

# Componentes de esta entrega: SP

- <sup>o</sup> Es un registro con propiedades de decremento e incremento
- ° Al igual que Status y PC de la entrega pasada se recomienda usar instancias de Reg para su implementación
- ° Considere que si el contador de su implementación parte en cero, ser´a necesario que al principio de cada programa se disminuya en una unidad SP de manera que este parta en 11111111111

| Entradas      |    |      | Salidas     |
|---------------|----|------|-------------|
| clock         | up | down | dataout     |
| Flanco Subida | *  | *    | dataout     |
| Flanco Subida | 1  | 0    | dataout + 1 |
| Flanco Subida | 0  | 1    | dataout - 1 |

Figura 4: Tabla de verdad de SP.

# Componentes de esta entrega: MUX IN

° Un selector como el que siempre han hecho.

° Selecciona desde el literal señales de input de botones y switches. El largo es de 16 bits, lo que implica que algunas señales serán "expandidas".

| Puerto | Input    |
|--------|----------|
| 0      | Switches |
| 1      | Botones  |
| *      | Nada     |

Figura 3: Tabla de puertos Input.



# Pasos de Desarrollo: Tener completada la entrega 2

° Partir de la base que se tiene todos los requerimientos de dicha entrega para poder avanzar correctamente en el desarrollo de esta entrega. En caso de que falte algún componente o instrucción no testeada, el grupo debe asegurarse de completar y testear el computador de la entrega pasada.

° Se recomienda revisar talleres pasados, issues y realizar todos los test de dicha entrega.

# Pasos de Desarrollo: Opcodes y Señales

° Analizar y crear la forma como la ROM entrega las instrucciones a la Control Unit. (Cuantos bits ocupar, que significará cada bit, o grupo de bits, ¡ocupen sus bits de forma inteligente!)

° Se recomienda usar tablas que identifica el código de operación y sus respectivas señales asociadas.

| INSTRUCCIÓN | SEÑAL 1 | SEÑAL 2 | *** | SEÑAL N |
|-------------|---------|---------|-----|---------|
| MOV A,B     | 1       | 0       |     | 1       |

#### Pasos de Desarrollo: Opcodes y Señales

° Los nuevos opcodes soportados son los siguientes:

```
XOR A, (B)
                                                              (guarda A xor Mem[B] en A)
                (cargar Mem[B] en A)
MOV A, (B)
                                                   B, (B)
                                                              (guarda A xor Mem[B] en B)
    B, (B)
                (cargar Mem[B] en B)
    (B),A
                (guarda A en Mem[B])
                                                NOT (B).A
                                                              (guarda not A en Mem[B])
    (B),Lit
                (guarda Lit en Mem[B])
                                                SHL (B),A
                                                              (guarda shift left A en Mem[B])
                                                                                                    RET
                                                                                                                 SP++, PC = Mem[SP]
ADD A, (B)
                (guarda A+Mem[B] en A)
                                                SHR (B).A
                                                              (guarda shift right A en Mem[B])
                (guarda A+Mem[B] en B)
                                                                                                    IN
                                                                                                                 A = Input[Lit]
    B, (B)
                                                                                                        A.Lit
                                                                                                        B.Lit
                                                                                                                 B = Input[Lit]
                                                INC (B)
                                                              (incrementa Mem[B] en una unidad)
                                                                                                        (B).Lit
                                                                                                                 Mem[B] = Input[Lit]
SUB A, (B)
                (guarda A-Mem[B] en A)
    B, (B)
                (guarda A-Mem[B] en B)
                                                CMP A, (B)
                                                              (hace A-Mem[B])
                                                PUSH A
                                                              Mem[SP] = A. SP--
                (guarda A and Mem[B] en A)
AND A, (B)
                                                              Mem[SP] = B, SP--
    B, (B)
                (guarda A and Mem[B] en B)
                                                POP
                                                              SP++, A = Mem[SP]
OR A, (B)
                (guarda A or Mem[B] en A)
                                                              SP++, B = Mem[SP]
    B, (B)
                (guarda A or Mem[B] en B)
                                                              Mem[SP] = PC, PC = Dir, SP--
                                                CALL Dir
```

#### Pasos de Desarrollo: Comportamientos de los Componentes

° Además de los componentes antes vistos tenemos nuevos selectores:

MUX Datain: selector que selecciona el dato de entrada de la Main Memory, ambos de 16 bits.



#### Pasos de Desarrollo: Comportamientos de los Componentes

° Además de los componentes antes vistos tenemos nuevos selectores:

MUX S: selecciona la dirección a que apuntará la Main Memory, los valores de selección de 12 bits. Este puede ser la salida del SP, el literal de la ROM o la

salida del Registro B.



#### Pasos de Desarrollo: Comportamientos de los Componentes

° Además de los componentes antes vistos tenemos nuevos selectores:

MUX PC: selector que seleccionen entre dos entradas para el valor de entrada del PC, cada una de 12 bits. Puede ser la salida de la RAM o el literal que sale de la ROM.



- ° Existen principalmente dos formas de pasar Assembly a Binario:
  - 1.- Manualmente (No recomendado)
  - 2.- Utilizando un Assembler (Recomendado)

1.- La manera manual consiste en que ustedes transcriban a mano su assembly, instrucción por instrucción, utilizando la codificación correspondiente a su palabra de control.

A modo de ejemplo, si codificaron MOV A, B como 1010101...

```
MOV A, B \rightarrow 1010101 \rightarrow
```

#### Manera manual:

- > Pros:
  - No usan Assembler.
- > Contras:
  - Transcripción toma mucho tiempo.
  - Propenso a error humano.
  - Seguimiento de errores es costoso en tiempo.

2.- El uso de un Assembler consiste en que ustedes creen un programa/script que automatice la transcripción de assembly a binario.

¡El assembler no es evaluado!

C:\>python assembler.py assembly.txt ROM.vhd



Uso de Assembler:

- > Pros:
  - Pueden programarlo en su lenguaje de preferencia
  - Transcripción assembly-binario prácticamente instantánea.
  - Fácilmente expandible
- > Contras:
  - Tienen que programarlo...

Uso de Assembler:

Nota: La funcionalidad de su assembler depende de ustedes!

- Si les basta con que genere texto para copiar-pegar, esta bien 🗸



- Si guieren que su assembler sea más sofisticado y realice el manejo de archivos, también está bien 🗸

En conclusión: Es su assembler, hecho a su manera, para ustedes 😄

#### Pasos de Desarrollo: Simulación

- ° Finalmente, teniendo todo lo anterior listo, deberán simular y observar si los valores transitivos y finales de los display corresponden a los valores esperados o no.
- ° Para esto se le entregar un archivo de simulación listo con explicaciones de un archivo de simulación listo con explicaciones de cómo deberán probar sus test. (Estos serán subidos en el transcurso de la semana).

#### Pasos de Desarrollo: Simulación

° Ejemplo 7 del enunciado en simulación:

```
-- MOV B.O
btn <= "00000":
sw <= "000000000001110"; -- esto se guardara e
evaluarA <= (disA xor "0000"):
evaluarB <= (disB xor "0000");
evaluarC <= (disC xor "0000"):
evaluarD <= (disD xor "0000");
wait for 20 ns:
-- IN (B),0
btn <= "11111":
sw <= "000000000001111"; -- esto no se guarda
evaluarA <= (disA xor "0000");
evaluarB <= (disB xor "0000");
evaluarC <= (disC xor "0000"):
evaluarD <= (disD xor "0000");
wait for 20 ns;
-- IN A.2
btn <= "11111":
```



# Lo que deben entregar

° En sus repositorios de Github deben subir la carpeta del proyecto de Vivado

° En dicho debe estar contenido los archivos srcs, con las entidades desarrolladas a lo largo de esta entrega y las anteriores

- ° Un informe en formato Markdown donde se detalla lo que hizo cada persona como también muestras de las simulaciones de que su entidad funciona correctamente.
- ° Los archivos ROM, un archivo por cada programa de ejemplo.

#### Evaluación de Pares

- ° Esta evaluación se hará durante el desarrollo de la entrega hasta el miércoles 27 de mayo a las 23:00 horas
- ° El objetivo es poder lograr una comunicación efectiva con todo el equipo, y que si sea necesario una intervención del cuerpo docente sea antes de entregar para evitar perjudicar la nota final
- ° Si presenta alguna complicación no dude en informar lo más pronto posible para poder tomar las medidas pertinentes.

# ¿Dudas?